The most common types of electronic DACs are:
The pulse-width modulator, the simplest DAC type. A stable current or voltage is switched into a low-pass analog filter with a duration determined by the digital input code. This technique is often used for electric motor speed control, but has many other applications as well.
Oversampling DACs or interpolating DACs such as the delta-sigma DAC, use a pulse density conversion technique. The oversampling technique allows for the use of a lower resolution DAC internally. A simple 1-bit DAC is often chosen because the oversampled result is inherently linear. The DAC is driven with a pulse-density modulated signal, created with the use of a low-pass filter, step nonlinearity (the actual 1-bit DAC), and negative feedback loop, in a technique called delta-sigma modulation. This results in an effective high-pass filter acting on the quantization (signal processing) noise, thus steering this noise out of the low frequencies of interest into the megahertz frequencies of little interest, which is called noise shaping. The quantization noise at these high frequencies is removed or greatly attenuated by use of an analog low-pass filter at the output (sometimes a simple RC low-pass circuit is sufficient). Most very high resolution DACs (greater than 16 bits) are of this type due to its high linearity and low cost. Higher oversampling rates can relax the specifications of the output low-pass filter and enable further suppression of quantization noise. Speeds of greater than 100 thousand samples per second (for example, 192 kHz) and resolutions of 24 bits are attainable with delta-sigma DACs. A short comparison with pulse-width modulation shows that a 1-bit DAC with a simple first-order integrator would have to run at 3 THz (which is physically unrealizable) to achieve 24 meaningful bits of resolution, requiring a higher-order low-pass filter in the noise-shaping loop. A single integrator is a low-pass filter with a frequency response inversely proportional to frequency and using one such integrator in the noise-shaping loop is a first order delta-sigma modulator. Multiple higher order topologies (such as MASH) are used to achieve higher degrees of noise-shaping with a stable topology.
The binary-weighted DAC, which contains individual electrical components for each bit of the DAC connected to a summing point. These precise voltages or currents sum to the correct output value. This is one of the fastest conversion methods but suffers from poor accuracy because of the high precision required for each individual voltage or current. Such high-precision components are expensive, so this type of converter is usually limited to 8-bit resolution or less.[citation needed]
Switched resistor DAC contains of a parallel resistor network. Individual resistors are enabled or bypassed in the network based on the digital input.
Switched current source DAC, from which different current sources are selected based on the digital input.
Switched capacitor DAC contains a parallel capacitor network. Individual capacitors are connected or disconnected with switches based on the input.
The R-2R ladder DAC which is a binary-weighted DAC that uses a repeating cascaded structure of resistor values R and 2R. This improves the precision due to the relative ease of producing equal valued-matched resistors (or current sources). However, wide converters perform slowly due to increasingly large RC-constants for each added R-2R link.
The Successive-Approximation or Cyclic DAC, which successively constructs the output during each cycle. Individual bits of the digital input are processed each cycle until the entire input is accounted for.
The thermometer-coded DAC, which contains an equal resistor or current-source segment for each possible value of DAC output. An 8-bit thermometer DAC would have 255 segments, and a 16-bit thermometer DAC would have 65,535 segments. This is perhaps the fastest and highest precision DAC architecture but at the expense of high cost. Conversion speeds of >1 billion samples per second have been reached with this type of DAC.
Hybrid DACs, which use a combination of the above techniques in a single converter. Most DAC integrated circuits are of this type due to the difficulty of getting low cost, high speed and high precision in one device.
The segmented DAC, which combines the thermometer-coded principle for the most significant bits and the binary-weighted principle for the least significant bits. In this way, a compromise is obtained between precision (by the use of the thermometer-coded principle) and number of resistors or current sources (by the use of the binary-weighted principle). The full binary-weighted design means 0% segmentation, the full thermometer-coded design means 100% segmentation.
Most DACs, shown earlier in this list, rely on a constant reference voltage to create their output value. Alternatively, a multiplying DAC[1] takes a variable input voltage for their conversion. This puts additional design constraints on the bandwidth of the conversion circuit.
DACs อิเล็กทรอนิกส์ชนิดพบบ่อยที่สุดคือ:ที่ความกว้างพัลส์ modulator, DAC ชนิดที่ง่ายที่สุด ปัจจุบันคอกหรือแรงดันไฟฟ้าจะสลับเป็นตัวกรองผ่านต่ำแบบแอนะล็อกกับระยะเวลาที่กำหนด โดยรหัสสัญญาณดิจิตอล เทคนิคนี้มักใช้สำหรับควบคุมความเร็วมอเตอร์ไฟฟ้า แต่มีหลายโปรแกรมประยุกต์อื่นเช่นOversampling DACs หรือ interpolating DACs เช่น DAC เดลต้าซิก ใช้เทคนิคการแปลงความหนาแน่นชีพจร เทคนิค oversampling ได้ใช้ความละเอียดต่ำกว่า DAC ภายใน มักจะมีเลือก DAC แบบ 1 บิตง่าย เพราะผล oversampled เป็นแบบเส้นตรงมีความ DAC จะขับเคลื่อน ด้วยชีพจรความหนาแน่นซ้อนสัญญาณ สร้าง ด้วยการใช้ตัวกรองผ่านต่ำ nonlinearity ขั้นตอน (ตัวจริง 1 บิต DAC), และ วงการป้อนกลับเชิงลบ ในเทคนิคที่เรียกว่าเดลต้าซิกเอ็ม ซึ่งผลตัวกรองผ่านสูงมีประสิทธิภาพทำหน้าที่ในสัญญาณรบกวน (การประมวลผลสัญญาณ) quantization จึง หมุนพวงมาลัยนี้เสียงรบกวนจากความถี่ต่ำที่น่าสนใจในความถี่เมกะเฮิรตซ์อันเล็ก ๆ ที่เรียกว่าการสร้างรูปร่างเสียง เสียง quantization ที่ความถี่สูงนี้ออก หรือไฟฟ้าเคร... โดยใช้ตัวกรองผ่านต่ำแบบแอนะล็อกที่ออกมาก (บางครั้งต่ำผ่านวงจร RC อย่างเพียงพอ) ความละเอียดสูงส่วนใหญ่ (มากกว่า 16 บิต) DACs ชนิดนี้ครบแบบดอกไม้ที่สูง และต้นทุนต่ำได้ Oversampling ราคาสูงสามารถผ่อนคลายข้อกำหนดของตัวกรองผ่านต่ำออก และเปิดใช้งานปราบปรามของ quantization เสียงเพิ่มเติม ความเร็วมากกว่า 100 พันตัวอย่างต่อวินาที (เช่น 192 kHz) และมติที่ 24 บิตจะตามกับเดลต้าซิก DACs เปรียบเทียบกับความกว้างพัลส์เอ็มสั้นแสดงว่า DAC 1 บิตกับตัวรวมใบสั่งแรกที่ง่ายจะต้องรันที่ 3 THz (ซึ่งเป็นจริง unrealizable) เพื่อให้บรรลุ 24 บิตมีความหมายของการแก้ปัญหา ต้องการตัวกรองต่ำผ่านขั้นสูงในวงการสร้างรูปร่างเสียง ตัวรวมที่เดียวคือตัวกรองผ่านต่ำ ด้วยการตอบสนองความถี่ inversely สัดส่วนกับความถี่และใช้ตัวรวมหนึ่งเช่นในวงการสร้างรูปร่างเสียง modulator เดลต้าซิกของลำดับแรก โทสั่งหลายสูง (เช่นสาย) ใช้เพื่อให้ได้องศาสูงของเสียงสร้างรูปร่างด้วยโครงสร้างที่มั่นคงการถ่วงน้ำหนักแบบไบนารี DAC ซึ่งแต่ละส่วนประกอบไฟฟ้าสำหรับแต่ละบิตของ DAC เชื่อมต่อไปยังจุดที่ summing เหล่านี้แม่นยำแรงดันหรือกระแสผลรวมมูลค่าผลผลิตที่ถูกต้อง นี้เป็นหนึ่งในวิธีการแปลงที่เร็วที่สุด แต่ suffers จากความยากจนเนื่องจาก มีความแม่นยำสูงสำหรับแรงดันแต่ละแต่ละ หรือปัจจุบัน ส่วนความแม่นยำสูงดังกล่าวมีราคาแพง เพื่อแปลงชนิดนี้คือมักจะจำกัดความละเอียด 8 บิต หรือน้อย [ต้องการอ้างอิง]ตัวต้านทานเปลี่ยน DAC ประกอบด้วยเครือข่ายตัวต้านทานแบบขนาน แต่ละ resistors เปิด หรือข้ามในเครือข่ายตามอินพุตดิจิตอลแหล่งปัจจุบันเปลี่ยน DAC แหล่งต่าง ๆ ปัจจุบันจะถูกเลือกตามอินพุตดิจิตอลตัวเก็บประจุเปลี่ยน DAC ประกอบด้วยเครือข่ายตัวเก็บประจุแบบขนาน ตัวเก็บประจุแต่ละตัวจะเชื่อมต่อ หรือตัดการเชื่อมต่อกับสวิตช์ตามการป้อนข้อมูลบันได R-2R DAC ซึ่งเป็น DAC ที่ถ่วงน้ำหนักที่ไบนารีที่ใช้ซ้ำการ cascaded โครงสร้างของค่าตัวต้านทาน R และ 2R นี้ช่วยเพิ่มความแม่นยำเนื่องจากญาติอย่างง่ายดายผลิต resistors มูลค่าจับคู่เท่า (หรือแหล่งปัจจุบัน) อย่างไรก็ตาม แปลงกว้างทำงานได้ช้าเนื่องจากมีขนาดใหญ่ขึ้น RC-ค่าคงที่สำหรับแต่ละการเชื่อมโยง R-2R เพิ่มประมาณ Successive หรือ DAC ทุกรอบ ที่สร้างผลผลิตในแต่ละรอบติด ๆ กัน แต่ละบิตของอินพุตดิจิตอลประมวลผลแต่ละรอบจนกว่าจะป้อนข้อมูลทั้งหมดจะคิดเป็นThe thermometer-coded DAC, which contains an equal resistor or current-source segment for each possible value of DAC output. An 8-bit thermometer DAC would have 255 segments, and a 16-bit thermometer DAC would have 65,535 segments. This is perhaps the fastest and highest precision DAC architecture but at the expense of high cost. Conversion speeds of >1 billion samples per second have been reached with this type of DAC.Hybrid DACs, which use a combination of the above techniques in a single converter. Most DAC integrated circuits are of this type due to the difficulty of getting low cost, high speed and high precision in one device.The segmented DAC, which combines the thermometer-coded principle for the most significant bits and the binary-weighted principle for the least significant bits. In this way, a compromise is obtained between precision (by the use of the thermometer-coded principle) and number of resistors or current sources (by the use of the binary-weighted principle). The full binary-weighted design means 0% segmentation, the full thermometer-coded design means 100% segmentation.Most DACs, shown earlier in this list, rely on a constant reference voltage to create their output value. Alternatively, a multiplying DAC[1] takes a variable input voltage for their conversion. This puts additional design constraints on the bandwidth of the conversion circuit.
การแปล กรุณารอสักครู่..

ชนิดที่พบมากที่สุดของ dacs อิเล็กทรอนิกส์ :
ชีพจรความกว้างเลเตอร์ชนิด DAC ที่ง่ายที่สุด ปัจจุบันมีเสถียรภาพหรือแรงดันจะเปลี่ยนเป็นวงจรกรองความถี่ต่ำผ่านแบบอะนาล็อกกับระยะเวลาที่กำหนดโดยรหัสอินพุตดิจิตอล เทคนิคนี้มักใช้สำหรับควบคุมความเร็วมอเตอร์ไฟฟ้า แต่โปรแกรมอื่น ๆจำนวนมากเช่นกัน dacs
ไท หรือการ ประมาณ dacs เช่น DAC เดลต้าซิกม่า ,ใช้ชีพจรความหนาแน่นของการแปลงเทคนิค ส่วนเทคนิค oversampling ช่วยให้ใช้ความละเอียดที่ต่ำกว่า DAC ภายใน เป็น DAC 1 บิตง่ายมักเลือกเพราะผล oversampled เป็นอย่างโดยเนื้อแท้เชิงเส้น ส่วน DAC เป็นแรงผลักดันที่มีชีพจรความหนาแน่นโดยสัญญาณที่สร้างขึ้นด้วยการใช้เป็นวงจรกรองความถี่ต่ำผ่าน ขั้นตอนค่า ( DAC 1 บิตจริง ) , และห่วงความคิดเห็นเชิงลบในเทคนิคที่เรียกว่า Delta Sigma การปรับ ผลลัพธ์ที่มีประสิทธิภาพสูงผ่านตัวกรองการแสดงบน quantization ( การประมวลผลสัญญาณ ) เสียงจึงขับเสียงออกของความถี่ต่ำของดอกเบี้ยในเมกะเฮิรตซ์ความถี่ของความสนใจน้อย ซึ่งเรียกเสียงสร้างการแบ่งนับเสียงที่ความถี่สูงเหล่านี้จะถูกลบออกหรือช่วยลดการใช้วงจรกรองความถี่ต่ำผ่านแบบอะนาล็อกที่เอาต์พุต ( บางครั้งง่ายผ่านต่ํา RC วงจรก็เพียงพอ ) dacs ละเอียดที่สุดสูงมาก ( มากกว่า 16 บิต ) เป็นประเภทนี้เนื่องจากมี Linearity สูงและต้นทุนต่ำสูงกว่าอัตราไทสามารถผ่อนคลายคุณสมบัติของการแสดงผลและช่วยให้การต่อวงจรกรองความถี่ต่ำผ่านเสียง quantization . ความเร็วที่มากกว่า 100 , 000 ตัวอย่างต่อวินาที ( ตัวอย่างเช่น 192 kHz ) และมติของ 24 บิตจะบรรลุได้ด้วย Delta Sigma dacs .การเปรียบเทียบกับการปรับความกว้างพัลส์สั้น พบว่าเด็ก 1 บิตกับผู้ออกแบบเพื่อง่ายจะต้องวิ่งที่ 3 thz ( ซึ่งเป็นทางร่างกาย unrealizable ) เพื่อให้บรรลุ 24 บิตที่มีความหมายของการใช้วงจรกรองความถี่ต่ำผ่านเสียงขั้นสูงในการสร้างลูปมีประเทศเดียวคือ ตัวกรองต่ำผ่าน ด้วยการตอบสนองความถี่แปรผกผันกับความถี่และใช้ด้านหนึ่งเช่นในเสียงการสร้างลูปเป็นลำดับแรก ซิกม่าเดลต้ามอดูเลเตอร์ . โทโปโลยีระดับสูงหลาย ( เช่นมันบด ) จะใช้เพื่อให้บรรลุระดับที่สูงขึ้นของเสียงรูปร่างกับโครงสร้างมั่นคง
DAC ถ่วงน้ำหนักแบบไบนารีซึ่งประกอบด้วยคอมโพเนนต์ไฟฟ้าส่วนบุคคลสำหรับแต่ละบิตของ DAC ที่เชื่อมต่อกับการรวมจุด แรงดันหรือกระแสเหล่านี้ชัดเจนรวมกับมูลค่าส่งออกที่ถูกต้อง นี้เป็นหนึ่งในวิธีที่เร็วที่สุดการเปลี่ยนแปลงแต่ทุกข์ยากจน เพราะความถูกต้องของความแม่นยำสูงที่จำเป็นสำหรับแต่ละบุคคล แรงดันหรือกระแส ส่วนประกอบของความแม่นยำสูงดังกล่าวมีราคาแพงเพื่อแปลงประเภทนี้มักจะ จำกัด ให้ ละเอียด หรือน้อยกว่า ) . [ อ้างจำเป็น ]
เปลี่ยน DAC ของเครือข่ายประกอบด้วยตัวต้านทานตัวต้านทานแบบขนาน ตัวต้านทานแต่ละตัวจะถูกเปิดใช้งาน หรือ ระบบในเครือข่ายขึ้นอยู่กับอินพุตดิจิตอล .
เปลี่ยน DAC ที่มาจากแหล่งที่แตกต่างกันในปัจจุบัน ซึ่งปัจจุบันถูกเลือกบนพื้นฐานของข้อมูลดิจิตอล
เปลี่ยนตัวเก็บประจุ DAC ที่มีเครือข่ายตัวเก็บประจุแบบขนาน ตัวเก็บประจุแต่ละตัวจะถูกเชื่อมต่อหรือตัดการเชื่อมต่อกับสวิทช์บนพื้นฐานของข้อมูล r-2r DAC
บันไดซึ่งเป็นเลขฐานสองถัว DAC ที่ใช้ซ้ำๆ ทั้งโครงสร้างของตัวต้านทานค่า R และ 2R นี้ช่วยเพิ่มความแม่นยำเนื่องจากความสะดวกญาติในการผลิตเท่ากับมูลค่าการจับตัว ( หรือแหล่งที่มาปัจจุบัน ) อย่างไรก็ตามแปลงกว้างแสดงช้าเนื่องจากค่าคงที่ RC ใหญ่มากขึ้นสำหรับแต่ละ r-2r เพิ่มลิงค์ .
ประมาณต่อเนื่องหรือวงจร DAC ซึ่งกระชั้นชิดสร้างผลผลิตในแต่ละรอบ แต่ละบิตของข้อมูลดิจิตอลจะถูกประมวลผลในแต่ละรอบจนกว่าข้อมูลทั้งหมดจะเป็น DAC .
เครื่องวัดอุณหภูมิรหัส ,ซึ่งประกอบด้วยตัวต้านทาน หรือ เท่ากัน ส่วนแหล่งที่มาปัจจุบันสำหรับแต่ละค่าเป็นไปได้ของเด็กออก 8-bit DAC จะได้ 255 ส่วนเทอร์โมมิเตอร์ , เครื่องวัดอุณหภูมิและ 16 bit DAC จะ 65535 เซ็กเมนต์ นี้อาจจะเร็วและแม่นยำสูง DAC สถาปัตยกรรม แต่ที่ค่าใช้จ่ายของค่าใช้จ่ายสูง ความเร็วในการแปลงจาก 1 พันล้านตัวอย่างต่อวินาทีมีการเข้าถึงของเด็กประเภทนี้
dacs ไฮบริด ซึ่งใช้การรวมกันของเทคนิคข้างต้นในแปลงเดียว รวมวงจร DAC ส่วนใหญ่จะเป็นชนิดนี้ เนื่องจากความยากของการรับค่าใช้จ่ายต่ำ , ความเร็วสูงและแม่นยำสูงในอุปกรณ์ .
ส่วน DAC ซึ่งรวมเครื่องวัดอุณหภูมิโค้ดหลักสำหรับบิตที่สำคัญที่สุดและไบนารีหรือหลักสำหรับบิตสำคัญน้อย ในวิธีนี้การประนีประนอมกันได้ระหว่างความแม่นยำ ( โดยการใช้เทอร์โมมิเตอร์รหัสหลัก ) และหมายเลขของตัวต้านทาน หรือแหล่งจ่ายกระแสไฟฟ้า ( โดยการใช้หลักการแบบไบนารี ) เต็มรูปแบบไบนารีหนักการออกแบบหมายถึงการแบ่งส่วน 0% ปรอทเต็มรหัสการออกแบบหมายถึงการแบ่งส่วน 100%
dacs ที่สุดที่แสดงก่อนหน้านี้ในรายการนี้อาศัยแรงดันอ้างอิงอย่างต่อเนื่องเพื่อสร้างมูลค่าผลผลิตของตน อีกวิธีหนึ่งคือ การนำเด็ก [ 1 ] ต้องใช้ตัวแปรแรงดันไฟฟ้าสำหรับการแปลงของพวกเขา มันทำให้ข้อจำกัดการออกแบบเพิ่มเติมบนแบนด์วิดธ์ของการแปลงสัญญาณ
การแปล กรุณารอสักครู่..
