Abstract The potential computational power of today multicore processo การแปล - Abstract The potential computational power of today multicore processo ไทย วิธีการพูด

Abstract The potential computationa

Abstract The potential computational power of today multicore processors has drastically improved compared to the single processor architecture. Since the trend of increasing the processor frequency is almost over, the competition for increased performance has moved on the number of cores. Consequently, the fundamental feature of system designs and their associated design flows and tools need to change, so that, to support the scalable parallelism and the design portability. The same feature can be exploited to design reconfigurable hardware, such as FPGAs, which leads to rethink the mapping of sequential algorithms to HDL. The sequential programming para- digm, widely used for programming single processor sys- tems, does not naturally provide explicit or implicit forms of scalable parallelism. Conversely, dataflow programming is an approach that naturally provides parallelism and the potential to unify SW and HDL designs on heterogeneous platforms. This study describes a dataflow-based design methodology aiming at a unified co-design and co-syn- thesis of heterogeneous systems. Experimental results on the implementation of a JPEG codec and a MPEG 4 SP decoder on heterogeneous platforms demonstrate the flex- ibility and capabilities of this design approach.
0/5000
จาก: -
เป็น: -
ผลลัพธ์ (ไทย) 1: [สำเนา]
คัดลอก!
บทคัดย่อศักยภาพการคำนวณพลังงานของตัวประมวลผล multicore วันนี้ได้ปรับปรุงอย่างรวดเร็วเมื่อเทียบกับสถาปัตยกรรมตัวประมวลผลเดียว เนื่องจากแนวโน้มของการเพิ่มความถี่ในการประมวลผลอยู่เกือบเหนือ การแข่งขันเพื่อเพิ่มประสิทธิภาพได้ย้ายจำนวนแกน ดังนั้น คุณลักษณะพื้นฐานของการออกแบบระบบและออกแบบเชื่อมโยงไหล และเครื่องมือจำเป็นต้องเปลี่ยน ดังนั้น เพื่อสนับสนุน parallelism ปรับสเกลและพกพาออกแบบ คุณลักษณะเดียวกันสามารถนำไปออกแบบ reconfigurable ฮาร์ดแวร์ เช่น FPGAs ซึ่งนำไปสู่ rethink แม็ปของอัลกอริทึมตามลำดับกับ HDL การเรียงลำดับโปรแกรมพารา-digm ใช้สำหรับเขียนโปรแกรมตัวประมวลผลเดียว sys-สิน ธรรมชาติมีรูปแบบชัดเจน หรือนัยของ parallelism ปรับสเกล ในทางกลับกัน dataflow เขียนโปรแกรมเป็นวิธีการที่ธรรมชาติให้ parallelism และศักยภาพในการรวมแบบ SW และ HDL ในแพลตฟอร์มที่แตกต่างกัน การศึกษานี้อธิบายวิธีใช้ dataflow ออกแบบมีวัตถุประสงค์ในการออกแบบร่วม และ co-syn-นิพนธ์ของระบบแตกต่างกัน ผลการทดลองใช้งานของตัวแปลงสัญญาณ JPEG และตัวถอดรหัส MPEG 4 SP บนแพลตฟอร์มที่แตกต่างกันแสดง ibility ยืดหยุ่นและความสามารถของวิธีการออกแบบนี้
การแปล กรุณารอสักครู่..
ผลลัพธ์ (ไทย) 2:[สำเนา]
คัดลอก!
บทคัดย่อกำลังการคำนวณที่มีศักยภาพในการประมวลผลแบบมัลติคอร์วันนี้ได้ปรับตัวดีขึ้นอย่างมากเมื่อเทียบกับสถาปัตยกรรมหน่วยประมวลผลเดียว เนื่องจากแนวโน้มของการเพิ่มความถี่ในการประมวลผลเกือบจะจบการแข่งขันเพื่อให้ได้ประสิทธิภาพที่เพิ่มขึ้นได้ย้ายไปอยู่กับจำนวนของแกน ดังนั้นคุณลักษณะพื้นฐานของการออกแบบระบบและกระแสการออกแบบที่เกี่ยวข้องและเครื่องมือที่จำเป็นต้องเปลี่ยนเพื่อให้การสนับสนุนความเท่าเทียมที่ปรับขนาดได้และพกพาออกแบบ คุณลักษณะเดียวกันสามารถใช้ประโยชน์ในการออกแบบฮาร์ดแวร์ Reconfigurable เช่น FPGAs ซึ่งนำไปสู่​​การคิดใหม่ทำแผนที่ของอัลกอริทึมการเรียงลำดับที่จะ HDL แสวงหากระบวนทัศน์การเขียนโปรแกรมตามลำดับที่ใช้กันอย่างแพร่หลายสำหรับการเขียนโปรแกรมประมวลผลเดียวของระบบที่ไม่เป็นธรรมชาติให้รูปแบบที่ชัดเจนหรือโดยนัยของความเท่าเทียมที่ปรับขนาดได้ ตรงกันข้ามการเขียนโปรแกรม dataflow เป็นวิธีการที่เป็นธรรมชาติมีความเท่าเทียมและมีศักยภาพที่จะรวมกัน SW และ HDL ออกแบบบนแพลตฟอร์มที่ต่างกัน การศึกษาครั้งนี้อธิบายถึงวิธีการออกแบบ dataflow ตามเป้าหมายในการร่วมออกแบบและวิทยานิพนธ์ร่วมไวยากรณ์แบบครบวงจรของระบบต่างกัน ผลการทดลองในการดำเนินงานของตัวแปลงสัญญาณ JPEG และถอดรหัส SP MPEG 4 บนแพลตฟอร์มที่ต่างกันแสดงให้เห็นถึงความยืดหยุ่นโค้งงอและความสามารถของวิธีการออกแบบนี้
การแปล กรุณารอสักครู่..
ผลลัพธ์ (ไทย) 3:[สำเนา]
คัดลอก!
บทคัดย่อของโปรเซสเซอร์ multicore ศักยภาพเชิงพลังงาน วันนี้ดีขึ้นอย่างมากเมื่อเทียบกับสถาปัตยกรรมโปรเซสเซอร์เดี่ยว เนื่องจากแนวโน้มของการเพิ่มหน่วยประมวลผลความถี่เกือบมากกว่า การแข่งขันเพื่อเพิ่มประสิทธิภาพได้ย้ายจากจำนวนของแกน จากนั้นคุณสมบัติพื้นฐานของการออกแบบระบบและเชื่อมโยงการออกแบบไหลและเครื่องมือต้องเปลี่ยนแปลง ดังนั้น เพื่อสนับสนุนความยืดหยุ่นและสะดวกในการออกแบบ ลักษณะเดียวกันสามารถใช้ในการออกแบบ Reconfigurable อุปกรณ์ เช่น การออกแบบ ซึ่งนำไปสู่การคิดใหม่แผนที่ของขั้นตอนวิธีแบบต่อเนื่องกับ HDL . การเขียนโปรแกรมแบบ digm พารา - ,ใช้กันอย่างแพร่หลายในโปรแกรมเดียวประมวลผล sys tems - ไม่ธรรมชาติมีรูปแบบชัดเจน หรือนัยของความยืดหยุ่น . ในทางกลับกัน การโปรแกรมข้อมูลเป็นวิธีที่เป็นธรรมชาติและมีความศักยภาพที่จะรวมกัน SW และการออกแบบ HDL บนแพลตฟอร์มที่แตกต่างกันการศึกษานี้กล่าวถึงวิธีการออกแบบเป้าหมายในการรวมข้อมูลการออกแบบและ Co ; จำกัด - วิทยานิพนธ์ ของระบบที่แตกต่างกันตาม ผลการทดลองในการพัฒนาแปลง JPEG และ MPEG 4 SP ถอดรหัสบนแพลตฟอร์มที่แตกต่างกัน แสดงให้เห็นถึงดิ้น - ibility และความสามารถของวิธีการออกแบบนี้
การแปล กรุณารอสักครู่..
 
ภาษาอื่น ๆ
การสนับสนุนเครื่องมือแปลภาษา: กรีก, กันนาดา, กาลิเชียน, คลิงออน, คอร์สิกา, คาซัค, คาตาลัน, คินยารวันดา, คีร์กิซ, คุชราต, จอร์เจีย, จีน, จีนดั้งเดิม, ชวา, ชิเชวา, ซามัว, ซีบัวโน, ซุนดา, ซูลู, ญี่ปุ่น, ดัตช์, ตรวจหาภาษา, ตุรกี, ทมิฬ, ทาจิก, ทาทาร์, นอร์เวย์, บอสเนีย, บัลแกเรีย, บาสก์, ปัญจาป, ฝรั่งเศส, พาชตู, ฟริเชียน, ฟินแลนด์, ฟิลิปปินส์, ภาษาอินโดนีเซี, มองโกเลีย, มัลทีส, มาซีโดเนีย, มาราฐี, มาลากาซี, มาลายาลัม, มาเลย์, ม้ง, ยิดดิช, ยูเครน, รัสเซีย, ละติน, ลักเซมเบิร์ก, ลัตเวีย, ลาว, ลิทัวเนีย, สวาฮิลี, สวีเดน, สิงหล, สินธี, สเปน, สโลวัก, สโลวีเนีย, อังกฤษ, อัมฮาริก, อาร์เซอร์ไบจัน, อาร์เมเนีย, อาหรับ, อิกโบ, อิตาลี, อุยกูร์, อุสเบกิสถาน, อูรดู, ฮังการี, ฮัวซา, ฮาวาย, ฮินดี, ฮีบรู, เกลิกสกอต, เกาหลี, เขมร, เคิร์ด, เช็ก, เซอร์เบียน, เซโซโท, เดนมาร์ก, เตลูกู, เติร์กเมน, เนปาล, เบงกอล, เบลารุส, เปอร์เซีย, เมารี, เมียนมา (พม่า), เยอรมัน, เวลส์, เวียดนาม, เอสเปอแรนโต, เอสโทเนีย, เฮติครีโอล, แอฟริกา, แอลเบเนีย, โคซา, โครเอเชีย, โชนา, โซมาลี, โปรตุเกส, โปแลนด์, โยรูบา, โรมาเนีย, โอเดีย (โอริยา), ไทย, ไอซ์แลนด์, ไอร์แลนด์, การแปลภาษา.

Copyright ©2024 I Love Translation. All reserved.

E-mail: