The MOLEN CCM concept (proposed in [8]) resolves
opcode space explosion, modularity, and compatibility
problems (e.g., identified in [2, 3, 5]). Unlike [1, 10], this
concept allows implementations with virtually unlimited
number of input and output parameters for the reconfigurable
functions. In this paper, we present a prototype
design of the MOLEN CCM, utilizing the Virtex II Pro
FPGA of Xilinx [9]. Our prototype implements a minimal
ISA augmentation of only four instructions. Experimental
results suggest that the current prototype realization
can speedup the MPEG-2 encoder between 2.80 and 2.96
when implementing SAD, DCT and IDCT as reconfigurable
functions. When implementing IDCT alone, the projected
speedup of the MPEG-2 decoder is between 1.56 and 1.63.
The remainder of the paper is organized as follows. Section
2 describes the MOLEN concept. In Section 3, the
microarchitectural and implementation aspects of the prototype
are introduced. Considering MPEG-2, Section 4 evaluates
the prototype based on experimental results. Finally,
concluding remarks are presented in Section 5.
แก้ไขแนวคิด MOLEN CCM (นำเสนอใน [8])ขยายพื้นที่ opcode, modularity และความเข้ากันได้ปัญหา (เช่น ระบุใน [2, 3, 5]) ไม่เหมือน [1, 10], นี้แนวคิดที่ช่วยให้ใช้งานด้วยไม่จำกัดจำนวนอินพุต และเอาท์พุตพารามิเตอร์สำหรับการ reconfigurableฟังก์ชัน ในเอกสารนี้ เรานำเสนอต้นแบบออกแบบของ CCM MOLEN ใช้ II Virtex ProFPGA ของ Xilinx [9] ต้นแบบของเราใช้แบบน้อยที่สุดISA ใด ๆ คำแนะนำเพียง 4 ทดลองผลการแนะนำที่จริงต้นแบบปัจจุบันสามารถเข้ารหัส MPEG-2 speedup ระหว่าง 2.80 และ 2.96นำซาด DCT และ IDCT เป็น reconfigurableฟังก์ชัน นำ IDCT เพียงอย่างเดียว การคาดการณ์speedup ของตัวถอดรหัส MPEG-2 อยู่ระหว่าง 1.56 และ 1.63จัดส่วนเหลือของกระดาษดังนี้ ส่วน2 อธิบายแนวคิด MOLEN ในหมวดที่ 3 การด้าน microarchitectural และการใช้งานของต้นแบบมีการแนะนำ ประเมินพิจารณา MPEG-2, 4 ส่วนต้นแบบที่ยึดผลการทดลอง สุดท้ายหมายเหตุสรุปจะนำเสนอใน 5 ส่วน
การแปล กรุณารอสักครู่..

แนวคิด CCM ลล์ (เสนอใน [8]) มีมติ
ระเบิดพื้นที่ opcode ต้นแบบและความเข้ากันได้
ปัญหา (เช่นที่ระบุไว้ใน [2, 3, 5]) ซึ่งแตกต่างจาก [1, 10] นี้
จะช่วยให้การใช้งานแนวความคิดที่มีแทบไม่ จำกัด
จำนวนพารามิเตอร์ input และ output สำหรับ Reconfigurable
ฟังก์ชั่น ในบทความนี้เรานำเสนอต้นแบบ
การออกแบบของ CCM MOLEN ใช้ Virtex II Pro
FPGA ของ Xilinx [9] ต้นแบบของเราดำเนินการน้อยที่สุด
เสริม ISA ในสี่คำแนะนำ การทดลอง
ผลการชี้ให้เห็นว่าการก่อให้เกิดต้นแบบปัจจุบัน
สามารถ speedup เข้ารหัส MPEG-2 ระหว่าง 2.80 และ 2.96
เมื่อใช้ SAD, DCT และ IDCT Reconfigurable เป็น
ฟังก์ชั่น เมื่อดำเนินการ IDCT คนเดียวที่คาดการณ์
เพิ่มความเร็วของการถอดรหัส MPEG-2 อยู่ระหว่าง 1.56 และ 1.63.
ที่เหลือของกระดาษที่มีการจัดระเบียบดังต่อไปนี้ ส่วน
ที่ 2 อธิบายแนวคิดล์ ในส่วนที่ 3,
microarchitectural และด้านการดำเนินงานของต้นแบบ
ได้ถูกนำเสนอ พิจารณา MPEG-2, ส่วนที่ 4 การประเมิน
ต้นแบบขึ้นอยู่กับผลการทดลอง ในที่สุด
บทสรุปถูกแสดงไว้ในมาตรา 5
การแปล กรุณารอสักครู่..
