In this brief, a low-complexity and novel technique is proposed to eff การแปล - In this brief, a low-complexity and novel technique is proposed to eff ไทย วิธีการพูด

In this brief, a low-complexity and

In this brief, a low-complexity and novel technique is proposed to efficiently implement the address generation circuitry of the 2-D deinterleaver used in the WiMAX transreceiver using the Xilinx field-programmable gate array (FPGA). The floor function associated with the implementation of the steps, required for the permutation of the incoming bit stream in channel interleaver/deinterleaver for IEEE 802.16e standard is very difficult to implement in FPGA. A simple algorithm along with its mathematical background developed in this brief, eliminates the requirement of floor function and thereby allows low-complexity FPGA implementation. The use of an internal multiplier of FPGA and the sharing of resources for quadrature phase-shift keying, 16-quadrature-amplitude modulation (QAM), and 64-QAM modulations along with all possible code rates makes our approach to be novel and highly efficient when compared with conventional look-up table-based approach. The proposed approach exhibits significant improvement in the use of FPGA resources. Exhaustive simulation has been carried out to claim supremacy of our proposed work.
0/5000
จาก: -
เป็น: -
ผลลัพธ์ (ไทย) 1: [สำเนา]
คัดลอก!
ในที่นี้สั้นต่ำเทคนิคซับซ้อนและนวนิยายมีการเสนอให้มีประสิทธิภาพการใช้วงจรรุ่นที่อยู่ของ 2-d deinterleaver ใช้ใน transreceiver wimax ใช้ Xilinx อาร์เรย์ประตูสนามโปรแกรม (FPGA) ฟังก์ชั่นชั้นที่เกี่ยวข้องกับการดำเนินการตามขั้นตอน,ที่จำเป็นสำหรับการเปลี่ยนแปลงของกระแสบิตขาเข้าในช่อง interleaver / deinterleaver สำหรับ IEEE 802.16e มาตรฐานเป็นเรื่องยากมากที่จะใช้ใน FPGA ขั้นตอนวิธีง่ายๆพร้อมกับพื้นหลังทางคณิตศาสตร์ที่พัฒนาขึ้นในช่วงสั้น ๆ นี้จะช่วยลดความต้องการของฟังก์ชั่นชั้นและจึงช่วยให้การดำเนินงาน FPGA ต่ำซับซ้อนการใช้ตัวคูณภายในของ FPGA และการแบ่งปันทรัพยากรสำหรับการสร้างพื้นที่สี่เหลี่ยมจัตุรัส keying เฟสกะ, 16 การสร้างพื้นที่สี่เหลี่ยมจัตุรัสกว้างเอฟเอ็ม (QAM) และการปรับ 64-QAM พร้อมกับอัตรารหัสที่เป็นไปได้ทำให้วิธีการของเราจะแปลกใหม่และมีประสิทธิภาพสูง เมื่อเทียบกับวิธีการมองขึ้นตารางตามเดิมวิธีการที่นำเสนอพยานหลักฐานที่สำคัญในการปรับปรุงการใช้ทรัพยากร FPGA จำลองหมดจดได้รับการดำเนินการเรียกร้องมากที่สุดของการทำงานที่เราเสนอ.
การแปล กรุณารอสักครู่..
ผลลัพธ์ (ไทย) 2:[สำเนา]
คัดลอก!
ในบทสรุปนี้ มีเสนอเทคนิคความ ซับซ้อนต่ำ และนวนิยายการใช้วงจรการสร้างที่อยู่ของ deinterleaver 2 D ที่ใช้ใน transreceiver WiMAX ใช้อาร์เรย์เกฟิลด์โปรแกรม Xilinx (FPGA) ได้อย่างมีประสิทธิภาพ ฟังก์ชันชั้นที่เกี่ยวข้องกับการดำเนินงานของขั้นตอน จำเป็นสำหรับการเรียงสับเปลี่ยนของกระแสข้อมูลบิตเข้ามาในช่อง interleaver/deinterleaver สำหรับ IEEE 802.16e มาตรฐานเป็นเรื่องยากมากที่จะใช้ใน FPGA อัลกอริทึมที่ง่ายพร้อมกับพื้นหลังของคณิตศาสตร์ พัฒนาในบทสรุปนี้กำจัดความต้องการของฟังก์ชันชั้น และจึงช่วยให้การใช้งาน FPGA ความซับซ้อนต่ำ การใช้การคูณภายในของ FPGA และร่วมลภาคกะระยะป้อน 16-ลภาคเอ็ม (QAM), และ 64 QAM modulations พร้อมกับรหัสได้ราคาทำให้วิธีการของเราให้มีประสิทธิภาพสูงเมื่อเปรียบเทียบกับวิธีใช้ตารางค้นหาทั่วไป และนวนิยาย วิธีการนำเสนอจัดแสดงการปรับปรุงที่สำคัญในการใช้ทรัพยากร FPGA หมดแรงจำลองการดำเนินการเรียกร้องของงานนำเสนอ
การแปล กรุณารอสักครู่..
ผลลัพธ์ (ไทย) 3:[สำเนา]
คัดลอก!
ในบทสรุปแห่งนี้โดยการใช้เทคนิคต่ำ - ความซับซ้อนและเป็นนวนิยายที่มีเสนอให้ใช้งานได้อย่างมี ประสิทธิภาพ ด้วยวงจรไฟฟ้ารุ่นใหม่ที่อยู่ของ deinterleaver 2 - D ที่ใช้ใน transreceiver WiMAX โดยใช้ xilinx ฟิลด์แบบตั้งโปรแกรมได้ประตู Array (การสร้าง FPGA และ PLD ) ชั้นที่ทำงานที่เกี่ยวข้องกับการนำไปใช้งานได้ของขั้นตอนที่ที่จำเป็นสำหรับการเปลี่ยนแปลงของการสตรีม bit เข้ามาในช่อง interleaver / deinterleaver สำหรับ IEEE 802.16 มาตรฐานเป็นเรื่องยากมากที่จะนำไปใช้ในการสร้าง FPGA และ PLD อัลกอริธึมแบบเรียบง่ายพร้อมด้วยพื้นหลังทางคณิตศาสตร์ที่พัฒนามาในบทสรุปซึ่งจะช่วยลดความต้องการใช้งานของชั้นและจะทำให้การนำไปใช้งานการสร้าง FPGA และ PLD ต่ำ - ความซับซ้อนการใช้ ภายใน ตัวคูณของการสร้าง FPGA และ PLD และร่วมกันของทรัพยากรสำหรับ quadrature Phase - Shift ซ้ำซ้อน, 16 - quadrature - แอมพลิจูดการโมดูเลชัน( qam ),และ 64 - qam modulations พร้อมด้วยรหัสเป็นไปได้ทำให้อัตราค่าบริการของเราวิธีการจะเป็นเรื่องราวและมี ประสิทธิภาพ สูงเมื่อเทียบกับทั่วไปดู - ขึ้นโต๊ะ - ใช้วิธี.จัดงานนิทรรศการการศึกษาที่เสนอที่เพิ่มขึ้นอย่างมากในการใช้ทรัพยากรการสร้าง FPGA และ PLD . การจำลองการแลกมาด้วยความเหนื่อยล้าได้รับการนำออกไปอ้างว่าสูงสุดของงานที่เสนอของเรา.
การแปล กรุณารอสักครู่..
 
ภาษาอื่น ๆ
การสนับสนุนเครื่องมือแปลภาษา: กรีก, กันนาดา, กาลิเชียน, คลิงออน, คอร์สิกา, คาซัค, คาตาลัน, คินยารวันดา, คีร์กิซ, คุชราต, จอร์เจีย, จีน, จีนดั้งเดิม, ชวา, ชิเชวา, ซามัว, ซีบัวโน, ซุนดา, ซูลู, ญี่ปุ่น, ดัตช์, ตรวจหาภาษา, ตุรกี, ทมิฬ, ทาจิก, ทาทาร์, นอร์เวย์, บอสเนีย, บัลแกเรีย, บาสก์, ปัญจาป, ฝรั่งเศส, พาชตู, ฟริเชียน, ฟินแลนด์, ฟิลิปปินส์, ภาษาอินโดนีเซี, มองโกเลีย, มัลทีส, มาซีโดเนีย, มาราฐี, มาลากาซี, มาลายาลัม, มาเลย์, ม้ง, ยิดดิช, ยูเครน, รัสเซีย, ละติน, ลักเซมเบิร์ก, ลัตเวีย, ลาว, ลิทัวเนีย, สวาฮิลี, สวีเดน, สิงหล, สินธี, สเปน, สโลวัก, สโลวีเนีย, อังกฤษ, อัมฮาริก, อาร์เซอร์ไบจัน, อาร์เมเนีย, อาหรับ, อิกโบ, อิตาลี, อุยกูร์, อุสเบกิสถาน, อูรดู, ฮังการี, ฮัวซา, ฮาวาย, ฮินดี, ฮีบรู, เกลิกสกอต, เกาหลี, เขมร, เคิร์ด, เช็ก, เซอร์เบียน, เซโซโท, เดนมาร์ก, เตลูกู, เติร์กเมน, เนปาล, เบงกอล, เบลารุส, เปอร์เซีย, เมารี, เมียนมา (พม่า), เยอรมัน, เวลส์, เวียดนาม, เอสเปอแรนโต, เอสโทเนีย, เฮติครีโอล, แอฟริกา, แอลเบเนีย, โคซา, โครเอเชีย, โชนา, โซมาลี, โปรตุเกส, โปแลนด์, โยรูบา, โรมาเนีย, โอเดีย (โอริยา), ไทย, ไอซ์แลนด์, ไอร์แลนด์, การแปลภาษา.

Copyright ©2024 I Love Translation. All reserved.

E-mail: