The Cortex-M3 core architecture consists of a 32-bit processor (CM3) w การแปล - The Cortex-M3 core architecture consists of a 32-bit processor (CM3) w ไทย วิธีการพูด

The Cortex-M3 core architecture con

The Cortex-M3 core architecture consists of a 32-bit processor (CM3) with a small set of key peripherals
a simplified version of this core is illustrated in Figure 2.2.
The CM3 core has a Harvard architecture meaning that it uses separate interfaces to fetch instructions (Inst) and (Data).
This helps ensure the processor is not memory starved as it permits accessing data and instruction memories simultaneously. From the perspective of the CM3,
everything looks like memory – it only differentiates between instruction fetches and data accesses. The interface between the Cortex-M3 and manufacturer specific hardware is through three memory buses ICode, DCode and System
which are defined to access different regions of memory.
0/5000
จาก: -
เป็น: -
ผลลัพธ์ (ไทย) 1: [สำเนา]
คัดลอก!
สถาปัตยกรรมหลัก Cortex M3 ประกอบด้วยตัวประมวลผล 32 บิต (CM3) ด้วยชุดอุปกรณ์ต่อพ่วงที่สำคัญเล็ก
รุ่น simplified แกนนี้จะแสดงในรูปที่ 2.2
หลัก CM3 มีสถาปัตยกรรมฮาร์วาร์ดที่หมายความ ว่า ใช้อินเทอร์เฟซที่แยกต่างหากเพื่อนำคำแนะนำ (ผันแปร) (ข้อมูล)
นี้ช่วยให้แน่ใจว่า โพรเซสเซอร์ไม่ starved จะอนุญาตให้เข้าถึงข้อมูลหน่วยความจำและความทรงจำคำสั่งพร้อมกัน จากมุมมองของ CM3,
ทุกอย่างดูเหมือนหน่วยความจำ – มัน differentiates ระหว่าง fetches คำแนะนำและหาข้อมูล อินเทอร์เฟซระหว่าง Cortex M3 และผู้ผลิตฮาร์ดแวร์ specific คือหน่วยความจำสามรถ ICode, DCode และระบบ
ซึ่ง defined ถึง different พื้นที่ของหน่วยความจำได้
การแปล กรุณารอสักครู่..
ผลลัพธ์ (ไทย) 2:[สำเนา]
คัดลอก!
สถาปัตยกรรมหลัก Cortex-M3 ประกอบด้วยหน่วยประมวลผล 32 บิต (CM3) กับชุดเล็ก ๆ ของอุปกรณ์ต่อพ่วงที่สำคัญ
เป็นรุ่นที่ง่ายของแกนนี้จะแสดงในรูปที่ 2.2
แกน CM3 มีสถาปัตยกรรมฮาร์วาร์หมายถึงการที่จะใช้อินเตอร์เฟซที่แยกต่างหากเพื่อเรียก คำแนะนำ (สถาบัน) และ (ข้อมูล)
ซึ่งจะช่วยให้การประมวลผลที่มีหน่วยความจำไม่หิวโหยตามที่อนุญาตให้เข้าถึงข้อมูลและความทรงจำการเรียนการสอนพร้อมกัน จากมุมมองของ CM3,
ทุกอย่างดูเหมือนว่าหน่วยความจำ - เป็นเพียงความแตกต่างระหว่างการเรียนการสอนและการเข้าถึงเรียกข้อมูล เชื่อมต่อระหว่าง Cortex-M3 และผู้ผลิตฮาร์ดแวร์ที่เฉพาะเจาะจงจะผ่านสามรถบัสหน่วยความจำ icode, DCode และระบบ
ที่กำหนดไว้ในการเข้าถึงพื้นที่ที่แตกต่างของหน่วยความจำ
การแปล กรุณารอสักครู่..
ผลลัพธ์ (ไทย) 3:[สำเนา]
คัดลอก!
การ cortex-m3 หลักสถาปัตยกรรมประกอบด้วยตัวประมวลผล 32 บิต ( cm3 ) กับชุดขนาดเล็กของอุปกรณ์ต่อพ่วงกุญแจ : Simpli จึงเอ็ดรุ่นหลักนี้จะแสดงในรูปที่ 2.2 .
cm3 หลักมีสถาปัตยกรรมฮาร์วาร์ดที่ใช้แยกอินเทอร์เฟซ มารับคำแนะนำ ( INST ) และ ( ข้อมูล )
นี้จะช่วยให้หน่วยประมวลผลไม่หิวมันอนุญาตให้เข้าถึงข้อมูลหน่วยความจำและความทรงจำสอนพร้อมกัน จากมุมมองของ cm3
, ทุกอย่างดูเหมือน–หน่วยความจำเท่านั้น ดิ ff erentiates ระหว่างการเข้าถึงข้อมูลและการดึงข้อมูล . รอยต่อระหว่าง cortex-m3 และผู้ผลิตกาจึง C ฮาร์ดแวร์ผ่านสามรถหน่วยความจำ icode dcode
, และระบบซึ่งเดอจึงเน็ด เข้าถึง ดิ ff erent ภูมิภาคของหน่วยความจำ
การแปล กรุณารอสักครู่..
 
ภาษาอื่น ๆ
การสนับสนุนเครื่องมือแปลภาษา: กรีก, กันนาดา, กาลิเชียน, คลิงออน, คอร์สิกา, คาซัค, คาตาลัน, คินยารวันดา, คีร์กิซ, คุชราต, จอร์เจีย, จีน, จีนดั้งเดิม, ชวา, ชิเชวา, ซามัว, ซีบัวโน, ซุนดา, ซูลู, ญี่ปุ่น, ดัตช์, ตรวจหาภาษา, ตุรกี, ทมิฬ, ทาจิก, ทาทาร์, นอร์เวย์, บอสเนีย, บัลแกเรีย, บาสก์, ปัญจาป, ฝรั่งเศส, พาชตู, ฟริเชียน, ฟินแลนด์, ฟิลิปปินส์, ภาษาอินโดนีเซี, มองโกเลีย, มัลทีส, มาซีโดเนีย, มาราฐี, มาลากาซี, มาลายาลัม, มาเลย์, ม้ง, ยิดดิช, ยูเครน, รัสเซีย, ละติน, ลักเซมเบิร์ก, ลัตเวีย, ลาว, ลิทัวเนีย, สวาฮิลี, สวีเดน, สิงหล, สินธี, สเปน, สโลวัก, สโลวีเนีย, อังกฤษ, อัมฮาริก, อาร์เซอร์ไบจัน, อาร์เมเนีย, อาหรับ, อิกโบ, อิตาลี, อุยกูร์, อุสเบกิสถาน, อูรดู, ฮังการี, ฮัวซา, ฮาวาย, ฮินดี, ฮีบรู, เกลิกสกอต, เกาหลี, เขมร, เคิร์ด, เช็ก, เซอร์เบียน, เซโซโท, เดนมาร์ก, เตลูกู, เติร์กเมน, เนปาล, เบงกอล, เบลารุส, เปอร์เซีย, เมารี, เมียนมา (พม่า), เยอรมัน, เวลส์, เวียดนาม, เอสเปอแรนโต, เอสโทเนีย, เฮติครีโอล, แอฟริกา, แอลเบเนีย, โคซา, โครเอเชีย, โชนา, โซมาลี, โปรตุเกส, โปแลนด์, โยรูบา, โรมาเนีย, โอเดีย (โอริยา), ไทย, ไอซ์แลนด์, ไอร์แลนด์, การแปลภาษา.

Copyright ©2025 I Love Translation. All reserved.

E-mail: