REFERENCES
[1] I. M. Filanovsky and A. Allam, “Mutual compensation of mobility and
threshold voltage temperature effects with applications in CMOS circuits,”
IEEE Trans. Circuits Syst. I, Fundam. Theory Appl., vol. 48, no. 7,
pp. 876–884, Jul. 2001.
[2] C. Park, J. P. John, K. Klein, J. Teplik, J. Caravella, J. Whitfield,
K. Papworth, and S. Cheng, “Reversal of temperature dependence of
integrated circuits operating at very low voltages,” in IEDM Tech. Dig.,
Dec. 1995, pp. 71–74.
[3] D. Wolpert and P. Ampadu, “Normal and reverse temperature dependence
in variation-tolerant nanoscale systems with high-k dielectrics and metal
gates,” in Proc. 3rd ACM Int. Conf. NANONET, Sep. 2008, pp. 1–5.
[4] R. Kumar and V. Kursun, “Reversed temperature-dependent propagation
delay characteristics in nanometer CMOS circuits,” IEEE Trans. Circuits
Syst. II, Exp. Briefs, vol. 53, no. 10, pp. 1078–1082, Oct. 2006.
[5] A. Dasdan and I. Hom, “Handling inverted temperature dependence in static
timing analysis,” ACM Trans. Des. Autom. Electron. Syst. (TODAES),
vol. 11, no. 2, pp. 306–324, Apr. 2006.
[6] J. Tschanz, N. S. Kim, S. Dighe, J. Howard, G. Ruhl, S. Vanga,
S. Narendra, Y. Hoskote, H. Wilson, C. Lam, M. Shuman, C. Tokunaga,
D. Somasekhar, S. Tang, D. Finan, T. Karnik, N. Borkar, N. Kurd, and
V. De, “Adaptive frequency and biasing techniques for tolerance to dynamic
temperature-voltage variations and aging,” in Proc. IEEE ISSCC,
Feb. 2007, pp. 292–293.
[7] M. Elgebaly and M. Sachdev, “Variation-aware adaptive voltage scaling
system,” IEEE Trans. Very Large Scale Integr. (VLSI) Syst., vol. 15, no. 5,
pp. 560–571, May 2007.
[8] P. Chen, C.-C. Chen, C.-C. Tsai, and W.-F. Lu, “A time-to-digitalconverter-based
CMOS smart temperature sensor,” IEEE J. Solid-State
Circuits, vol. 40, no. 8, pp. 1642–1648, Aug. 2005.
[9] Y.-W. Wang and K. S.-M. Li, “Temperature-aware dynamic frequency and
voltage scaling for reliability and yield enhancement,” in Proc. ASP-DAC,
Jan. 2009, pp. 49–54.
[10] C.-K. Kim, J.-G. Lee, Y.-H. Jun, C.-G. Lee, and B.-S. Kong, “CMOS
temperature sensor with ring oscillator for mobile DRAM self-refresh
control,” Microelectron. J., vol. 38, no. 10/11, pp. 1042–1049, Oct. 2007.
[11] P. Chen, M.-C. Shie, Z.-Y. Zheng, Z.-F. Zheng, and C.-Y. Chu, “A fully
digital time-domain smart temperature sensor realized with 140 FPGA
logic elements,” IEEE Trans. Circuits Syst. I, Reg. Papers, vol. 54, no. 12,
pp. 2661–2668, Dec. 2007.
[12] Y.-S. Lin, D. Sylvester, and D. Blaauw, “An ultra low power 1 V, 220
nW temperature sensor for passive wireless applications,” in Proc. IEEE
CICC, Sep. 2008, pp. 507–510.
[13] A. L. Aita, M. Pertijs, K. Makinwa, and J. H. Huijsing, “A CMOS smart
temperature sensor with a batch-calibrated inaccuracy of ±0.25 ◦C (3σ)
from −70 ◦C to 130 ◦C,” in Proc. IEEE Int. Solid-State Circuits Conf.,
Feb. 2009, pp. 342–343.
[14] H. Lakdawala, Y. W. Li, A. Raychowdhury, G. Taylor, and
K. Soumyanath, “A 1.05 V 1.6 mW, 0.45 ◦C 3σ resolution Δ
based temperature sensor with parasitic resistance compensation in 32 nm
digital CMOS process,” IEEE J. Solid-State Circuits, vol. 44, no. 12,
pp. 3621–3630, Dec. 2009.
[15] P. Ituero, J. L. Ayala, and M. Lopez-Vallejo, “A nanowatt smart temperature
sensor for dynamic thermal management,” IEEE Sensors J., vol. 8,
no. 12, pp. 2036–2043, Dec. 2008.
[16] D. Wolpert and P. Ampadu, “A sensor to detect normal or reverse temperature
dependence in nanoscale CMOS circuits,” in Proc. 24th IEEE Int.
Symp. Defect Fault Tolerance VLSI Syst. (DFT), Oct. 2009, pp. 193–201.
[17] D. Wolpert, B. Fu, and P. Ampadu, “Temperature-aware delay borrowing
for energy-efficient low-voltage link design,” in Proc. 4th ACM/IEEE Int.
Symp. NoCS, May 2010, pp. 107–114.
[18] H. Kawaguchi, G. Zhang, S. Lee, Y. Shin, and T. Sakurai, “A controller
LSI for realizing VDD-hopping scheme with off-the-shelf processors and
its application to MPEG4 system,” IEICE Trans. Electron., vol. E85-C,
no. 2, pp. 263–271, Feb. 2002.
[19] G. Ji, T. Arabi, and G. Taylor, “Design and validation of a power supply
noise reduction technique,” IEEE Trans. Adv. Packag., vol. 28, no. 3,
pp. 445–448, Aug. 2005.
[20] J. Rabaey, Low Power Design Essentials. New York: Springer-Verlag,
2009. DOI:10.1007/978-0-387-71713-5.
อ้างอิง
[ 1 ] . . filanovsky และ เอ ลแลม " ชดเชยซึ่งกันและกันในการเคลื่อนไหวและแรงดัน อุณหภูมิ ผล
เกณฑ์กับการประยุกต์ใช้ในวงจรซีมอส "
( trans . วงจรระบบ . ฉันค้นคว้า . ทฤษฎีแอปเปิ้ล ฉบับที่ 48 , ฉบับที่ 7 ,
1 ก.ค. –มี . , 2001 .
[ 2 ] C . ปาร์ค เจ พี จอห์น เค ไคลน์ เจ teplik เจ คาราเวลล่า เจ Whitfield
, K . แพ็ปเวิร์ท , และ เฉิง " กลับของ
การพึ่งพาอุณหภูมิรวมวงจรปฏิบัติการที่แรงดันไฟฟ้าต่ำมาก " ใน iedm . ขุด .
ธันวาคม 1995 , . 71 และ 74 .
[ 3 ] D . โวลเพิร์ต และ พี ampadu " ปกติและอุณหภูมิในการเปลี่ยนแปลงระบบการ Reverse
nanoscale ใจกว้างกับไดไฮ เค และประตูโลหะ
" proc . 3 ก.ย. 2551 พลอากาศเอก int นาโนเนท , ตัวเลือก , PP 1 – 5
[ 4 ] R . กุมาร และ 5 kursun " ขึ้นอยู่กับอุณหภูมิการขยายพันธุ์
.ความล่าช้าด้าน Nanometer วงจรซีมอส " ( trans . ระบบวงจร
. 2 . กางเกง ฉบับที่ 53 , ฉบับที่ 10 , PP และ–ในตุลาคม 2006 .
[ 5 ] . dasdan และผมหอม " การจัดการแบบพึ่งพาอุณหภูมิในการวิเคราะห์เวลาคงที่
" พลอากาศเอก trans . เดส Autom . อิเล็กตรอน ระบบ . ( todaes )
ฉบับที่ 11 , 2 . 306 ) 324 , เม.ย. 2006 .
[ 6 ] J . tschanz N . S . Kim , S . dighe เจ. โฮเวิร์ด กรัม รัล เอส Vanga
Shoskote Narendra Y , H . วิลสัน ซีแลม เอ็ม ชูแมน ซี โทคุนางะ
d , somasekhar , S . D . ไฟแนน ต. แม่แตง karnik borkar , เอ็น , เอ็น - เคิดและ
V de " ปรับความถี่และขยายรูปแบบเทคนิคต่อแรงดันอุณหภูมิแบบไดนามิก
และอายุ " proc . IEEE isscc
กุมภาพันธ์ 2007 , pp . 292 และ 293 .
[ 7 ] ม. และ ม. elgebaly อย่างสมบูรณ์ " การตระหนักถึงการปรับตัวปรับระบบแรงดันไฟฟ้า
" IEEE trans .INTEGR ขนาดใหญ่มาก ( ด้วย ) ระบบ , ฉบับที่ 15 , ฉบับที่ 5 ,
. 560 – 571 , พฤษภาคม 2007
[ 8 ] หน้าเฉิน , C - C - C . เฉิน ซีไซและ W - F . ลู่ " เวลา digitalconverter CMOS สมาร์ทเซ็นเซอร์อุณหภูมิตาม
" J . สถานะของแข็งโดยวงจร ฉบับที่ 40 , หมายเลข 8 . 1642 –ค.ศ. 1648 , 2548 . .
[ 9 ] y - W . K . S - M . หวังและหลี่ " อุณหภูมิทราบความถี่และ
แบบไดนามิกการปรับแรงดันไฟฟ้าเพื่อความน่าเชื่อถือและเพิ่มผลผลิต " ใน proc . asp-dac
มกราคม 2009 , pp . 49 - 54 .
[ 10 ] C - K . คิม , J - G Y - H . Lee , จุน , C - G . ลี และ บี เอส ฮ่องกง " CMOS เซ็นเซอร์อุณหภูมิด้วยแหวน oscillator
สำหรับโทรศัพท์มือถือของตนเองสามารถควบคุม " microelectron . เจ ฉบับที่ 38 / 11 เลขที่ 10 , pp . แล้ว– 1049 ตุลาคม 2007
[ 11 ] หน้าเฉิน ม. - ค - วาย เจิ้ง Shie ซี ซี เอฟ เซง - . - Y ,
" พร้อมชูเวลาอุณหภูมิดิจิตอลสมาร์ทเซ็นเซอร์ตระหนักกับ 140 FPGA
ตรรกะองค์ประกอบ โดยขน . วงจรระบบ . ผม เรจ เอกสารฉบับที่ 54 , ฉบับที่ 12 ,
. 2661 – 2680 , ธันวาคม 2007 .
[ 12 ] y - S . หลิน , D . ซิลเวสเตอร์ และ blaauw " Ultra Low Power 1 V 220
NW เซ็นเซอร์อุณหภูมิสำหรับการใช้งานแบบไร้สายเรื่อยๆ " proc . โดย
cicc กันยายน 2008 , pp . 507 - 510 .
[ 13 ] A . L . พระบิดา . pertijs makinwa K และ Jชั่วโมง huijsing " CMOS สมาร์ท
เซ็นเซอร์อุณหภูมิด้วยชุดสอบเทียบไม่± 0.25 ◦ C ( 3 σ )
จาก− 70 ◦ C 130 ◦ C " proc . IEEE Int . สถานะของแข็งตัวเลือก
กุมภาพันธ์ 2009 , วงจร , pp . 342 ( 343 .
[ 14 ] h lakdawala Y W . หลี่ อ. raychowdhury จี เทย์เลอร์ และ soumyanath
K " 1.05 V 1.6 MW 0.45 ◦ C 3 σΔ
ตามความละเอียดเซ็นเซอร์อุณหภูมิด้วยค่าตัวต้านทานปรสิตใน 32 nm
กระบวนการ CMOS ดิจิตอล " ( J . ของแข็งรัฐวงจร , ฉบับที่ 44 , ฉบับที่ 12 ,
. ���– 3630 , ธันวาคม 2009 .
[ 15 ] หน้า ituero เจ. แอล. Ayala และ โลเปซ วัลเลโฮ " nanowatt สมาร์ทเซ็นเซอร์อุณหภูมิ
สำหรับการจัดการความร้อนแบบไดนามิก " โดยเซ็นเซอร์ J , ฉบับที่ 8 ,
. 12 . 2036 ) 2586 , ธันวาคม 2008 .
[ 16 ] D . โวลเพิร์ต และ พี ampadu " เซ็นเซอร์ตรวจจับอุณหภูมิ
ปกติหรือย้อนกลับการพึ่งพาในนาโนสเกลวงจรซีมอส " ใน proc . 24 ( int
บ้าง . ข้อบกพร่องที่ทนทานต่อความผิดพลาดด้วยระบบ . ( DFT ) , ตุลาคม 2009 , pp . 193 – 201 .
[ 17 ] D . โวลเพิร์ต บีฟู และหน้า ampadu " อุณหภูมิทราบความล่าช้ายืม
สำหรับการออกแบบการเชื่อมโยง - ประหยัดพลังงาน " ใน proc . 4 ACM / IEEE int
บ้าง . NOCs อาจ 2010 , pp . 107 ) 114 .
[ 18 ] เอชคาวากุจิ กรัม จาง เอส อี วาย ชิน และ ซากุราอิ" ควบคุม
LSI สำหรับรู้ตัว VDD กระโดดออกจากหิ้งของโปรเซสเซอร์และการประยุกต์ใช้ในระบบ MPEG4
" ieice trans . อิเล็กตรอน ฉบับที่ e85-c
, 2 . 263 - 271 , กุมภาพันธ์ 2002 .
[ 19 ] จีจี ทีราบีและกรัมเทย์เลอร์ , " การออกแบบและการตรวจสอบความถูกต้องของแหล่งจ่ายไฟ
เทคนิคลดสัญญาณรบกวน " IEEE trans . ที่ Contact ฉบับที่ 28 , อันดับที่ 3
. 445 - 448 , 2548 . .
[ 20 ] rabaey เจ ,ปัจจัยการออกแบบไฟต่ำ นิวยอร์ก : Springer Verlag
, 2552 ดอย : 10.1007/978-0-387-71713-5 .
การแปล กรุณารอสักครู่..
