These two layers are separated by a magnetic junctiontunnel (MTJ) as a การแปล - These two layers are separated by a magnetic junctiontunnel (MTJ) as a ไทย วิธีการพูด

These two layers are separated by a

These two layers are separated by a magnetic junction
tunnel (MTJ) as a carrier. If they are not parallel, MTJ
resistivity is high and used to code “1”; if they are parallel,
MTJ incurs low resistivity which is coded as “0”. The cell is
accessed by an NMOS transistor that is connected to the wordline
and
bit-line
(Figure
1).
As
the
resistance
difference
between
these
two
states is large,
applying
a small
voltage

between
source
and bit
lines
followed
by
sensing
conducted

current
leads
to a fast
and low-energy
read
operation.
To
write,

the
magnetic
orientation
of the
free layer
needs being
altered
by

conducting
a large
and directional
current.
Consequently,
write

operation
takes
long
time
and consumes
large
energy
that
is

source
of STT-RAM
inefficiency.
Besides,
an STT-RAM cell
lifetime
is
typically
limited
by
10
13
cycles. Fortunately, no
current or refresh cycle is required to hold data in the free layer
which incurs no intrinsic leakage. Therefore regarding access
times, the access latency of random writes on STT-RAM is
slower than SRAM, although read access latency is
comparable. Besides, STT-RAM is a promising candidate for
energy saving cache design, if some techniques are used to
mitigate write inefficiencies.
0/5000
จาก: -
เป็น: -
ผลลัพธ์ (ไทย) 1: [สำเนา]
คัดลอก!
ชั้นสองเหล่านี้จะถูกคั่น ด้วยทางแม่เหล็กอุโมงค์ (MTJ) เป็นผู้ขนส่ง ถ้าพวกเขาจะไม่ขนาน MTJ มีความต้านทานสูง และใช้รหัส "1" ถ้าขนาน MTJ ต่อความต้านทานต่ำซึ่งจะมีกำหนดเป็น "0" เป็นเซลล์เข้าถึงได้ โดยมีทรานซิสเตอร์ NMOS ที่เชื่อมต่อกับ wordlineและสายบิต(รูป1)เป็นที่ความต้านทานความแตกต่างระหว่างเหล่านี้สองอเมริกามีขนาดใหญ่นำไปใช้ขนาดเล็กแรงดันไฟฟ้าระหว่างแหล่งที่มาบิตและบรรทัดตามโดยการตรวจดำเนินการปัจจุบันลูกค้าเป้าหมายไปอย่างรวดเร็วและ พลังงานต่ำอ่านการดำเนินการถึงเขียนที่แม่เหล็กวางแนวของชั้นฟรีความต้องการการเปลี่ยนแปลงโดยดำเนินการขนาดใหญ่และทิศทางปัจจุบันดังนั้นเขียนการดำเนินงานใช้เวลายาวเวลาแนวขนาดใหญ่พลังงานที่มีแหล่งที่มาของ STT RAMinefficiencyสำรองเซลล์มี STT-รามอายุการใช้งานมีโดยทั่วไปจำกัดโดย1013 รอบ ไม่มีโชคดีปัจจุบัน หรือวงจรการรีเฟรชจะต้องเก็บข้อมูลในชั้นฟรีที่ใช้ไม่รั่ว intrinsic เกี่ยวกับการเข้าถึงดังนั้นเวลา จะแฝงเข้าของเขียนสุ่มบน STT RAMช้ากว่า SRAM แม้ว่าจะอ่านเข้าแฝงสามารถเปรียบเทียบ นอกจาก STT RAM เป็นสัญญาต้องพลังงานแคออก ถ้าใช้เทคนิคบางอย่างบรรเทา inefficiencies เขียน
การแปล กรุณารอสักครู่..
ผลลัพธ์ (ไทย) 2:[สำเนา]
คัดลอก!
ทั้งสองชั้นถูกแยกออกจากสถานีชุมทางแม่เหล็กอุโมงค์ (MTJ- สนามบิน) เป็นผู้ให้บริการ
หากพวกเขาจะไม่ขนาน, MTJ
ต้านทานสูงและใช้รหัส "1"; หากพวกเขาเป็นคู่ขนาน
MTJ เกิดความต้านทานต่ำซึ่งเป็นรหัสว่า "0" เซลล์จะเข้าถึงได้โดยทรานซิสเตอร์ NMOS ที่จะเชื่อมต่อกับ Wordline และบิตสาย(รูปที่1). ในฐานะที่เป็นต้านทานความแตกต่างระหว่างเหล่านี้สองรัฐที่มีขนาดใหญ่ใช้ขนาดเล็กแรงดันไฟฟ้าระหว่างแหล่งที่มาและบิตสายตามด้วยการตรวจจับการดำเนินการในปัจจุบันนำไปสู่การได้อย่างรวดเร็วและประหยัดพลังงานอ่านการดำเนินการ. เพื่อเขียนแม่เหล็กวางแนวทางของชั้นฟรีต้องการถูกเปลี่ยนแปลงโดยการดำเนินการที่มีขนาดใหญ่และทิศทางในปัจจุบัน. ดังนั้นเขียนการดำเนินการจะใช้เวลานานเวลาและสิ้นเปลืองขนาดใหญ่พลังงานที่เป็นแหล่งที่มาของSTT-RAM ขาดประสิทธิภาพนอกจากนี้เซลล์ STT-RAM อายุการใช้งานเป็นที่มักจะจำกัดโดย10 13 รอบ โชคดีที่ไม่มีวงจรปัจจุบันหรือการฟื้นฟูจะต้องเก็บข้อมูลในชั้นฟรีซึ่งเกิดขึ้นจากการรั่วซึมที่แท้จริง ดังนั้นเกี่ยวกับการเข้าถึงครั้งแฝงเข้าถึงสุ่มเขียนบน STT-RAM เป็นช้ากว่าSRAM แม้ว่าแฝงการเข้าถึงแบบอ่านเป็นเทียบเคียง นอกจากนี้ STT-RAM เป็นผู้สมัครที่มีแนวโน้มสำหรับการออกแบบประหยัดพลังงานแคชถ้าเทคนิคบางอย่างที่ใช้ในการลดความไร้ประสิทธิภาพในการเขียน
















































































การแปล กรุณารอสักครู่..
ผลลัพธ์ (ไทย) 3:[สำเนา]
คัดลอก!
ทั้งสองชั้นจะแยกจากกันโดยอุโมงค์ชุมทาง
แม่เหล็ก ( mtj ) เป็นพาหะ ถ้าพวกเขาจะไม่ขนาน mtj
ความต้านทานสูงและใช้รหัส " 1 " ; ถ้าพวกเขาจะขนาน
mtj incurs ต่ำความต้านทานซึ่งเป็นรหัสเป็น " 0 " เซลล์คือ
เข้าถึงโดย nmos ทรานซิสเตอร์ที่เชื่อมต่อกับที่นํา

สายบิตและตัวเลข (
1 )



เป็นความต้านทานแตกต่าง



ระหว่างสองรัฐเหล่านี้มีขนาดใหญ่
ใช้แรงดันไฟฟ้าเล็ก






ระหว่างแหล่งที่มาและบิตสาย


-
) ตามด้วย



ไปอย่างรวดเร็วปัจจุบันนัก

อ่านและการใช้
.


เขียน





แนวแม่เหล็กของชั้น

เปลี่ยนความต้องการเป็นฟรี โดย





การขนาดใหญ่และปัจจุบัน ทิศทาง

จึงเขียน




เวลาการผ่าตัดใช้เวลานานและสิ้นเปลืองพลังงานมาก







ที่เป็นแหล่งที่มาของความ stt-ram

.
นอกจากนี้การ stt-ram เซลล์



ชีวิตเป็นปกติ

) โดย 10

13 รอบ โชคดีที่ไม่มี
ปัจจุบันหรือรอบการรีเฟรช จะต้องเก็บข้อมูลในชั้นซึ่งเกิดภายในฟรี
ไม่รั่วซึม ดังนั้น เกี่ยวกับเวลาในการเข้าถึง การเข้าถึงศักยภาพของ

stt-ram คือสุ่มเขียนช้ากว่า SRAM แม้ว่าอ่านเข้าถึงศักยภาพคือ
เทียบเคียง นอกจากนี้ stt-ram เป็นผู้สมัครที่มีแนวโน้มสำหรับ
การประหยัดพลังงานการออกแบบแคช ถ้าบางเทคนิคที่ใช้เขียน

ลดความร้อน .
การแปล กรุณารอสักครู่..
 
ภาษาอื่น ๆ
การสนับสนุนเครื่องมือแปลภาษา: กรีก, กันนาดา, กาลิเชียน, คลิงออน, คอร์สิกา, คาซัค, คาตาลัน, คินยารวันดา, คีร์กิซ, คุชราต, จอร์เจีย, จีน, จีนดั้งเดิม, ชวา, ชิเชวา, ซามัว, ซีบัวโน, ซุนดา, ซูลู, ญี่ปุ่น, ดัตช์, ตรวจหาภาษา, ตุรกี, ทมิฬ, ทาจิก, ทาทาร์, นอร์เวย์, บอสเนีย, บัลแกเรีย, บาสก์, ปัญจาป, ฝรั่งเศส, พาชตู, ฟริเชียน, ฟินแลนด์, ฟิลิปปินส์, ภาษาอินโดนีเซี, มองโกเลีย, มัลทีส, มาซีโดเนีย, มาราฐี, มาลากาซี, มาลายาลัม, มาเลย์, ม้ง, ยิดดิช, ยูเครน, รัสเซีย, ละติน, ลักเซมเบิร์ก, ลัตเวีย, ลาว, ลิทัวเนีย, สวาฮิลี, สวีเดน, สิงหล, สินธี, สเปน, สโลวัก, สโลวีเนีย, อังกฤษ, อัมฮาริก, อาร์เซอร์ไบจัน, อาร์เมเนีย, อาหรับ, อิกโบ, อิตาลี, อุยกูร์, อุสเบกิสถาน, อูรดู, ฮังการี, ฮัวซา, ฮาวาย, ฮินดี, ฮีบรู, เกลิกสกอต, เกาหลี, เขมร, เคิร์ด, เช็ก, เซอร์เบียน, เซโซโท, เดนมาร์ก, เตลูกู, เติร์กเมน, เนปาล, เบงกอล, เบลารุส, เปอร์เซีย, เมารี, เมียนมา (พม่า), เยอรมัน, เวลส์, เวียดนาม, เอสเปอแรนโต, เอสโทเนีย, เฮติครีโอล, แอฟริกา, แอลเบเนีย, โคซา, โครเอเชีย, โชนา, โซมาลี, โปรตุเกส, โปแลนด์, โยรูบา, โรมาเนีย, โอเดีย (โอริยา), ไทย, ไอซ์แลนด์, ไอร์แลนด์, การแปลภาษา.

Copyright ©2025 I Love Translation. All reserved.

E-mail: