Spinlocks based on atomic test&set commands are anessential component  การแปล - Spinlocks based on atomic test&set commands are anessential component  ไทย วิธีการพูด

Spinlocks based on atomic test&set

Spinlocks based on atomic test&set commands are an
essential component of operating systems and also necessary
for the synchronization of multiple cores. Generally, they are
only investigated at the assembly level. When trying to use
these mechanism on the ZPU, it becomes evident that it is
not possible to implement them using the bus and memory
system. To use the necessary atomic test&set capability, the
shared register file has to be applied.
For verification of the cordic coprocessor, the shared reg-isters, cache system and interface to the external memory and
special test programs are developed. These programs can then
be used in other classes dealing with circuit design to verify the
actual chip. Amongst others, the tests include a prime number
test, a cordic test program and a game of life simulation
which heavily utilizes the shared register file with the locking
mechanism.
VHDL Circuit Design Class
With the availability of the ZPU sources, valuable insights
are possible. Instead of a vague schematic of the inner structure
being presented, a detailed implementation of an actual pro-cessor can be achieved. Compared to other designs previously
0/5000
จาก: -
เป็น: -
ผลลัพธ์ (ไทย) 1: [สำเนา]
คัดลอก!
Spinlocks ตามทดสอบอะตอม และคำสั่งจะเป็นเป็นส่วนประกอบของระบบปฏิบัติการ และยังจำเป็นสำหรับการซิงโครไนส์ของหลายแกน ทั่วไป พวกเขาจะตรวจสอบเฉพาะ ระดับประกอบ เมื่อพยายามใช้กลไกเหล่านี้ ZPU ชัดเจนว่าไม่สามารถดำเนินการโดยใช้รถบัสและหน่วยความจำระบบ ใช้ทดสอบจำเป็นอะตอมและความสามารถในการตั้งค่า การลงทะเบียนใช้ร่วมกันแฟ้มที่จะใช้ได้สำหรับการตรวจสอบของ cordic coprocessor การร่วม reg-isters แคระบบและอินเตอร์เฟซหน่วยความจำภายนอก และมีพัฒนาโปรแกรมการทดสอบพิเศษ แล้วโปรแกรมเหล่านี้สามารถใช้ในระดับชั้นอื่น ๆ กับการออกแบบวงจรเพื่อตรวจสอบการชิจริง หมู่คนอื่น ๆ การทดสอบรวมจำนวนเฉพาะทดสอบ โปรแกรมทดสอบ cordic และเกมจำลองชีวิตซึ่งใช้แฟ้มทะเบียนร่วมกับการล็อกมากกลไกการ VHDL วงจรออกแบบคลาสด้วยความพร้อมของแหล่ง ZPU ความเข้าใจที่มีคุณค่าเป็นไปได้ แทนคลุมมันของโครงสร้างภายในการนำเสนอ ดำเนินการรายละเอียดของโปร-cessor จริงสามารถทำได้ เมื่อเทียบกับแบบอื่น ๆ ก่อนหน้านี้
การแปล กรุณารอสักครู่..
ผลลัพธ์ (ไทย) 2:[สำเนา]
คัดลอก!
Spinlocks อยู่บนพื้นฐานของการทดสอบอะตอมและคำสั่งตั้งเป็น
องค์ประกอบที่สำคัญของระบบปฏิบัติการและยังเป็นสิ่งจำเป็น
สำหรับการประสานของหลายแกน โดยทั่วไปแล้วพวกเขาจะ
ตรวจสอบเฉพาะในระดับการชุมนุม เมื่อพยายามที่จะใช้
กลไกเหล่านี้ใน ZPU มันจะกลายเป็นที่เห็นได้ชัดว่ามันเป็น
ไปไม่ได้ที่จะใช้พวกเขาโดยใช้รถบัสและหน่วยความจำ
ระบบ ที่จะใช้ทดสอบอะตอมที่จำเป็นและความสามารถในการตั้งค่า
ไฟล์ลงทะเบียนที่ใช้ร่วมกันจะต้องมีการใช้.
สำหรับการตรวจสอบของตัวประมวลผลร่วม CORDIC, ร่วมกัน reg-isters ระบบแคชและติดต่อไปยังหน่วยความจำภายนอกและ
โปรแกรมการทดสอบพิเศษได้รับการพัฒนา โปรแกรมเหล่านี้สามารถ
นำไปใช้ในชั้นเรียนอื่น ๆ ที่เกี่ยวข้องกับการออกแบบวงจรเพื่อตรวจสอบ
ชิปที่เกิดขึ้นจริง ท่ามกลางคนอื่น ๆ การทดสอบรวมถึงตัวเลขที่สำคัญ
การทดสอบโปรแกรมการทดสอบ CORDIC และเกมจำลองชีวิต
ที่หนักใช้ไฟล์ลงทะเบียนร่วมกับล็อค
กลไก.
VHDL ชั้นการออกแบบวงจร
ด้วยความพร้อมของแหล่ง ZPU ข้อมูลเชิงลึกที่มีคุณค่า
ที่เป็นไปได้ แทนที่จะแผนผังคลุมเครือของโครงสร้างภายใน
ที่ถูกนำเสนอการดำเนินการในรายละเอียดของโปร cessor ที่เกิดขึ้นจริงสามารถทำได้ เมื่อเทียบกับการออกแบบอื่น ๆ ก่อนหน้านี้
การแปล กรุณารอสักครู่..
ผลลัพธ์ (ไทย) 3:[สำเนา]
คัดลอก!
spinlocks ขึ้นอยู่กับการทดสอบอะตอม&ชุดสั่งเป็น
สรุปส่วนประกอบของระบบปฏิบัติการและยังเป็นสิ่งที่จำเป็นสำหรับการ
แกนหลาย โดยทั่วไปพวกเขา
แค่สืบสวนระดับสภา เมื่อพยายามที่จะใช้
เหล่านี้กลไกใน zpu มันกลายเป็นที่เห็นได้ชัดว่ามันไม่ได้เป็นไปได้ที่จะใช้พวกเขา
ใช้บัสและระบบความจำ

เพื่อใช้เป็นชุดทดสอบ&อะตอมความสามารถ
แบ่งปันไฟล์ลงทะเบียนได้ถูกประยุกต์ใช้ .
สำหรับการตรวจสอบของโคโปรเซสเซอร์ cordic , ที่ใช้ร่วมกัน isters reg ระบบแคชและติดต่อกับหน่วยความจำภายนอกและ
โปรแกรมทดสอบพิเศษพัฒนาขึ้น โปรแกรมเหล่านี้แล้ว
สามารถนำไปใช้ในวิชาอื่นที่เกี่ยวข้องกับการออกแบบวงจรตรวจสอบ
ชิปจริง ในหมู่คนอื่น ๆการทดสอบรวมถึงการทดสอบจำนวน
นายกรัฐมนตรี , โปรแกรมทดสอบ cordic และเกมชีวิตจำลอง
ซึ่งหนักใช้ร่วมกันลงทะเบียนแฟ้มล็อคกลไก
.
วงจร VHDL การออกแบบคลาส
กับความพร้อมของ zpu แหล่งข้อมูลเชิงลึกที่มีคุณค่า
ก็เป็นไปได้ แทนที่จะเป็นคลุมเครือ แผนผังของโครงสร้างภายใน
ถูกเสนอการใช้งานรายละเอียดของโปร cessor ที่แท้จริงได้ เมื่อเทียบกับการออกแบบอื่น ๆก่อนหน้านี้
การแปล กรุณารอสักครู่..
 
ภาษาอื่น ๆ
การสนับสนุนเครื่องมือแปลภาษา: กรีก, กันนาดา, กาลิเชียน, คลิงออน, คอร์สิกา, คาซัค, คาตาลัน, คินยารวันดา, คีร์กิซ, คุชราต, จอร์เจีย, จีน, จีนดั้งเดิม, ชวา, ชิเชวา, ซามัว, ซีบัวโน, ซุนดา, ซูลู, ญี่ปุ่น, ดัตช์, ตรวจหาภาษา, ตุรกี, ทมิฬ, ทาจิก, ทาทาร์, นอร์เวย์, บอสเนีย, บัลแกเรีย, บาสก์, ปัญจาป, ฝรั่งเศส, พาชตู, ฟริเชียน, ฟินแลนด์, ฟิลิปปินส์, ภาษาอินโดนีเซี, มองโกเลีย, มัลทีส, มาซีโดเนีย, มาราฐี, มาลากาซี, มาลายาลัม, มาเลย์, ม้ง, ยิดดิช, ยูเครน, รัสเซีย, ละติน, ลักเซมเบิร์ก, ลัตเวีย, ลาว, ลิทัวเนีย, สวาฮิลี, สวีเดน, สิงหล, สินธี, สเปน, สโลวัก, สโลวีเนีย, อังกฤษ, อัมฮาริก, อาร์เซอร์ไบจัน, อาร์เมเนีย, อาหรับ, อิกโบ, อิตาลี, อุยกูร์, อุสเบกิสถาน, อูรดู, ฮังการี, ฮัวซา, ฮาวาย, ฮินดี, ฮีบรู, เกลิกสกอต, เกาหลี, เขมร, เคิร์ด, เช็ก, เซอร์เบียน, เซโซโท, เดนมาร์ก, เตลูกู, เติร์กเมน, เนปาล, เบงกอล, เบลารุส, เปอร์เซีย, เมารี, เมียนมา (พม่า), เยอรมัน, เวลส์, เวียดนาม, เอสเปอแรนโต, เอสโทเนีย, เฮติครีโอล, แอฟริกา, แอลเบเนีย, โคซา, โครเอเชีย, โชนา, โซมาลี, โปรตุเกส, โปแลนด์, โยรูบา, โรมาเนีย, โอเดีย (โอริยา), ไทย, ไอซ์แลนด์, ไอร์แลนด์, การแปลภาษา.

Copyright ©2024 I Love Translation. All reserved.

E-mail: