Bitsliced Implementation of the S-box and the Inverse S-box By rearran การแปล - Bitsliced Implementation of the S-box and the Inverse S-box By rearran ไทย วิธีการพูด

Bitsliced Implementation of the S-b

Bitsliced Implementation of the S-box and the Inverse S-box By rearranging the state bits, we can implement
the S-box and inverse S-box using logical operations instead of LUTs. In our rearrangement, 4 lanes within one
row respectively correspond to the 4 input-outputs of S-boxes, thus 8 S-boxes can be computed in parallel using a
logical instruction sequence operating on 8-bit registers, since 2 lanes share one register.
We firstly managed to find the bitsliced implementation of the 44 S-box (resp. inverse S-box) of PRINCE
using an automatic search tool [41]. Operations in the resulted bitsliced implementations use the ‘operator destination,
source1, source2’ instruction format. While in AVR ATtiny, instructions destination register is one of
the source register, i.e. it uses ‘operator destination, source’ instruction format. Thus, we translate the primary
instruction sequences into two-operator instruction sequences manually. In our translation, we try to minimum the
required clock cycles and realize in placed process, i.e. the outputs are in the same registers as the inputs.
The primary bitsliced implementation of the S-box (resp. inverse S-box) of PRINCE need 17 (resp. 16) terms.
Translating into AVR instructions, it turns to be an instruction sequence with length of 17+4 = 21 (resp. 16+
6 = 22) with 4 (resp. 6) additional copy register (MOV) instructions. Taking advantage of the copy register pair
(MOVW) instruction, and processing 16 S-boxes together instead of 8 S-boxes, the S-layer (inverse S-layer) of
PRINCE needs 172+4 = 38 (resp. 162+6 = 38) instructions, instead of 212 = 42 (resp. 222 = 44).
0/5000
จาก: -
เป็น: -
ผลลัพธ์ (ไทย) 1: [สำเนา]
คัดลอก!
Bitsliced การใช้งานของกล่อง S และ S-กล่องผกผัน โดยเรียงบิตสถานะ เราสามารถนำกล่อง S และผกผันโดยใช้การดำเนินการทางตรรกะแทน LUTs กล่อง S ใน rearrangement ของเรา ถนนหนทาง 4 ภายในหนึ่งแถวตามลำดับสอดคล้องกับอินพุตเอาท์พุต 4 กล่อง S จึง สามารถคำนวณ 8 S-กล่องใช้ขนานทำงานบนเครื่องบันทึกเงินสด 8 บิต เนื่องจากถนนหนทาง 2 ร่วมลงทะเบียนหนึ่งลำดับคำสั่งตรรกะประการแรกเราจัดการหางาน bitsliced 4 4 S-กล่อง (ความรับผิดชอบค่าผกผันกล่อง S) ของเจ้าชายใช้เครื่องมือค้นหาอัตโนมัติ [41] ใช้การดำเนินการในการใช้งาน bitsliced ที่ทำให้เกิดการ ' ดำเนินการปลายทางsource1, source2' รูปแบบการเรียนการสอน ใน AVR ATtiny ลงทะเบียนปลายทางคำแนะนำเป็นหนึ่งลงทะเบียนแหล่งที่มา เช่นใช้รูปแบบคำสั่ง 'ดำเนินการปลายทาง ต้นทาง' ดังนั้น เราแปลหลักคำสั่งลำดับในลำดับ 2 ดำเนินการสอนด้วยตนเอง ในการแปลของเรา เราพยายามอย่างน้อยนาฬิกาต้องรอบ และรับรู้ในกระบวนการที่วางไว้ เช่น outputs มีทะเบียนเดียวกันเป็นปัจจัยการผลิตใช้หลัก bitsliced ของ S-กล่อง (ความรับผิดชอบค่าผกผันกล่อง S) ของเจ้าชายต้อง 17 (ความรับผิดชอบ 16) เงื่อนไขการแปลเป็นคำแนะนำ AVR มันจะเป็น ลำดับการสอน มีความยาว 17 + 4 = 21 (ความรับผิดชอบ 16 +6 = 22) กับ 4 (ความรับผิดชอบ 6) การลงทะเบียน (MOV) คำแนะนำ ประโยชน์ของการจับคู่การลงทะเบียนสำเนาคำแนะนำ (MOVW) และการประมวลผล S 16 กล่องกันแทน S 8-กล่อง S-ชั้น (ผกผันชั้น S) ของเจ้าชายต้อง 17 2 + 4 = 38 (ความรับผิดชอบ 16 2 + 6 = 38) คำแนะนำ แทน 21 2 = 42 (ความรับผิดชอบ 22 2 = 44)
การแปล กรุณารอสักครู่..
ผลลัพธ์ (ไทย) 3:[สำเนา]
คัดลอก!
bitsliced การดําเนินงานของ s-box และผกผัน s-box ใหม่รัฐบิต เราสามารถใช้ s-box s-box
และผกผันโดยใช้การดำเนินการตรรกะแทนโล็ทส . ในรูปแบบของเรา ภายใน 1
4 เลนแถวตามลำดับสอดคล้องกับ 4 input ผลผลิตของ s-boxes จึง 8 s-boxes สามารถคำนวณแบบขนานที่ใช้ตรรกะการลำดับงาน
รีจิสเตอร์ 8 บิตตั้งแต่ 2 เลนใช้ลงทะเบียน .
เราตอนแรกหาการดำเนินงาน bitsliced ของ 4  4 s-box ( resp . ตรงกันข้าม s-box ) ของเจ้าชาย
โดยใช้เครื่องมือค้นหาอัตโนมัติ [ 41 ] การดำเนินการในผล bitsliced implementations ใช้โอเปอเรเตอร์ปลายทาง
source1 source2 ' , รูปแบบการสอน ในขณะที่ใน AVR attiny ใช้ลงทะเบียนเป็นหนึ่งในจุดหมายปลายทาง
ที่มาลงทะเบียน ได้แก่การใช้โอเปอเรเตอร์ปลายทาง รูปแบบคำสั่ง ' ที่มา ดังนั้นเราจึงแปลลำดับการสอนหลัก
เป็นสองผู้ประกอบการลำดับการสอนด้วยตนเอง ในการแปลของเรา เราพยายามให้น้อยที่สุด
ต้องรอบนาฬิกาและตระหนักในกระบวนการที่วางไว้ คือ ผลผลิตอยู่ในทะเบียนเดียวกับกระผม
bitsliced หลักการใช้งานของ s-box ( resp .ตรงกันข้าม s-box ) เจ้าชายต้องการ 17 ( resp . 16 ) เงื่อนไข .
แปลเป็นคําแนะนําการใช้ AVR ก็จะเป็นลำดับการสอนที่มีความยาว 17 4 = 21 ( resp . 16
6 = 22 ) กับ 4 ( resp . 6 ) สำเนาเพิ่มเติมลงทะเบียน ( MOV ) คำสั่ง การใช้ประโยชน์จากสำเนาทะเบียนคู่
( movw ) การเรียนการสอนและการประมวลผล 16 s-boxes ด้วยกันแทน 8 s-boxes , s-layer ( ผกผัน s-layer )
องค์ชายต้องการ 17  2 4 = 38 ( resp . 16  2 6 = 38 ) ใช้แทน 21  2 = 42 ( resp . 22  2 = 44 )
การแปล กรุณารอสักครู่..
 
ภาษาอื่น ๆ
การสนับสนุนเครื่องมือแปลภาษา: กรีก, กันนาดา, กาลิเชียน, คลิงออน, คอร์สิกา, คาซัค, คาตาลัน, คินยารวันดา, คีร์กิซ, คุชราต, จอร์เจีย, จีน, จีนดั้งเดิม, ชวา, ชิเชวา, ซามัว, ซีบัวโน, ซุนดา, ซูลู, ญี่ปุ่น, ดัตช์, ตรวจหาภาษา, ตุรกี, ทมิฬ, ทาจิก, ทาทาร์, นอร์เวย์, บอสเนีย, บัลแกเรีย, บาสก์, ปัญจาป, ฝรั่งเศส, พาชตู, ฟริเชียน, ฟินแลนด์, ฟิลิปปินส์, ภาษาอินโดนีเซี, มองโกเลีย, มัลทีส, มาซีโดเนีย, มาราฐี, มาลากาซี, มาลายาลัม, มาเลย์, ม้ง, ยิดดิช, ยูเครน, รัสเซีย, ละติน, ลักเซมเบิร์ก, ลัตเวีย, ลาว, ลิทัวเนีย, สวาฮิลี, สวีเดน, สิงหล, สินธี, สเปน, สโลวัก, สโลวีเนีย, อังกฤษ, อัมฮาริก, อาร์เซอร์ไบจัน, อาร์เมเนีย, อาหรับ, อิกโบ, อิตาลี, อุยกูร์, อุสเบกิสถาน, อูรดู, ฮังการี, ฮัวซา, ฮาวาย, ฮินดี, ฮีบรู, เกลิกสกอต, เกาหลี, เขมร, เคิร์ด, เช็ก, เซอร์เบียน, เซโซโท, เดนมาร์ก, เตลูกู, เติร์กเมน, เนปาล, เบงกอล, เบลารุส, เปอร์เซีย, เมารี, เมียนมา (พม่า), เยอรมัน, เวลส์, เวียดนาม, เอสเปอแรนโต, เอสโทเนีย, เฮติครีโอล, แอฟริกา, แอลเบเนีย, โคซา, โครเอเชีย, โชนา, โซมาลี, โปรตุเกส, โปแลนด์, โยรูบา, โรมาเนีย, โอเดีย (โอริยา), ไทย, ไอซ์แลนด์, ไอร์แลนด์, การแปลภาษา.

Copyright ©2025 I Love Translation. All reserved.

E-mail: